LAPORAN AKHIR 1




1. Jurnal [Kembali]



2. Hardware [Kembali]

2.1 Hardware
Gambar 1. Module D'Lorenzo

Gambar 2. Jumper

3. Panel DL 2203D 
4. Panel DL 2203C 
5. Panel DL 2203S

2.2 Software (Bahan Proteus)
a. IC 74LS112 (JK filp flop)

b. Power DC
c. Switch (SW-SPDT)
d. Logicprobe atau LED



3. Rangkaian Percobaan [Kembali]



4. Prinsip Kerja [Kembali]
Prinsip kerja percobaan 1 Asynchronous Binary Counter 4 bit dengan 4 buah IC J-K Flip flop yaitu saat input T- flip flop (input J dan K disatukan) pada JK flip flop dihubung power, maka output IC akan mengalami kondisi toogle. Tetapi, karena lC JK flip flop memiliki input clock, dan dihubungkan ke clock juga maka Output toogle pada masing-masing IC akan berubah sesuai dengan keadaan  aktifnya, dimana ia akan aktif saat fall time (kondisi aktif low).
Saat Clock dalam kondisi fall time, maka output JK flip Flop pertama akan berubah dan naik bilangan binernya ke 1, sedangkan pada JK Flip flop kedua tidak terpengaruh apapun karena input clock IC kedua diperoleh dari output JK flip flop pertama sehingga clock IC kedua dalam kondisi rise time sehingga output IC kedua berlogika 0, begitupun seterusnya pada IC ketiga dan ke empat dimana untuk inputnya sendiri dalam kondisi rise time, sehingga diperoleh outputnya secara bergiliran dan bergantian mengalami kenaikan atau penurunan pada bilangan binernya, yang bergantung pada flip flopnya.

5. Video Percobaan [Kembali]


6. Analisis [Kembali]
1. Analisa Output percobaan berdasarkan IC yang digunakan?
Pada percobaan ini menggunakan IC 74LS112 dimana akan aktif ketika CLK bernilai 0 atau low aktif. Dilihat pada output IC dimana terdapat perbedaan atau tidak sinkron. Berdasarkan percobaan mencari timing diagram perubahan output paling besar pada H0 dan paling sedikit H3 dimana dibutuhkan 8CLK sehingga H3 berubah.

2. Analisa sinyal ouput yang dikeluarkan JK Flip Flop kedua dan ketiga?
Pada JK FLIP FLOP kedua inputnya berasal dari output CLK JK Flip Flop sebelumnya. Jika tidak terjadi perubahan output pada JK Flip Flop pertama maka JK Flip Flop kedua ataupun ketiga akan mati atau 0. Begitu juga dengan JK Flip Flop ketiga nilai input dari output JK Flip Flop kedua. Berdasarkan timing diagram JK Flip Flop kedua memiliki perubahan output lebih banyak dari pada JK Flip Flop ketiga. 

7. Link Download [Kembali]
Download Rangkaian disini
Download Html disini 
Download Datasheet 74LS112 disini
Download Datasheet Switch disini
Download video disini