LAPORAN AKHIR 2




1. Jurnal [Kembali]



2. Hardware [Kembali]

2.1 Hardware
Gambar 1. Module D'Lorenzo

Gambar 2. Jumper
2.2 Software (Bahan Proteus)
a. IC 74LS112 (JK filp flop)

b. Power DC
c. Switch (SW-SPDT)
d. Logicprobe atau LED



3. Rangkaian Percobaan [Kembali]





4. Prinsip Kerja [Kembali]
Pada percobaan ini menggunakan IC 74LS112 yang merupakan jenis dari IC J-K Flip Flop. Dalam hal ini, kaki R (reset) dihubungkan ke B0  deangan inputan berupa 0, kaki S (set ) dihubungkan ke B1 dengan inputannya adalah 1 , kaki J dan K sama sama dihubungkan ke VCC, kemudian untuk kaki clk dihubungkan ke B2 dengan inputan DCLOCK. Untuk output sendiri yaitu untuk Q dihubungkan ke H7 dan untuk H6 dihubungkan ke 0. Apabila disimulasikan maka untuk ouput yang dihasilkan adalah Q bernilai 0 dan Q' bernilai 1. Hal ini disebabkan karena clk bersifat aktif low, dimana ia akan aktif saat berlogika 0. Karena pada kaki S (set), input yang diberikan adalah 1, maka akan mampu mengktifkan rangkaian yang bekerja pada kondisi aktif low, sehingga output yang dihasilkan berlogika 0

5. Video Percobaan [Kembali]


6. Analisis [Kembali]

1) Apa yang terjadi jika B1 diganti clock pada kondisi 2!
Apabila B1 diganti CLK, B2 diganti 0 , Bo diganti 1, maka outpunya pada Q akan berubah-ubah (toogle) dari 1 ke 0 dan sebaliknya. Dimana keadaan ini sebenarnya termasuk keadaan terlarang karena pada B0 kek kaki reset low aktif maka Q' akan bernilai 1 selalu sedangkan kaki set diganti CLK maka nilai 1 akan berubah-ubah(toogle) dari 1 ke 0 dan sebalinya. dan juga ini mengakibatkan keadaan terlarang ketika nilai Q dan Q' sama-sama 1.


2) Bandingkan hasil percobaan dengan teori! 
Hasil percobaan dengan teori menunjukkan gasil yang sama. Hal ini membuktikkan hasil percobaan dan teori tidak ada perbedaan dan tidak terjadi eror kesalahan dalam melakukan percobaan.


3. Apa Fungsi masing-masing kaki Flip-Flop yang digunakan? 
q. SET berfungsi menyetel keluaran flip flop atau output flip flop menjadi berlogika "1".
b. RESET berfungsi mereset keluaran flip flop menjadi berlogika "0".
c. Q berfungsi sebagai keluaran normal biner flip flop.
d. Q` berfungsi sebagai keluaran komplemen biner flip flop.
e. CLK berfungsi sebagai pengatur input untuk merespon keluaran pada rangkaian flip flop tersebut akan berubah atau tidak.
f. J dan K sebagai pengendali.


7. Link Download [Kembali]
Download Rangkaian disini
Download Html disini 
Download Datasheet 74LS112 disini
Download Datasheet Switch disini
Download video disini